ISSN 0236-3933. Вестник МГТУ им. Н.Э. Баумана. Сер. «Приборостроение». 2012
132
Для формирования тактирующего сигнала для микросхем АЦП в
устройстве применена схема ФАПЧ. В качестве опорной частоты для
ФАПЧ могут быть использованы как внешние сигналы (синус, ме-
андр), так и сигнал внутреннего высокостабильного кварцевого гене-
ратора. Предусмотрена также возможность подачи на плату опорного
тактового сигнала через разъем VPX бэкплейна. Диапазон частот
опорного тактового сигнала составляет 50…100 МГц. Имеется блок
контроля входных опорных сигналов (уровень, частота).
В вычислительно-управляющем устройстве модуля А04 исполь-
зуется микросхема FPGA серии Spartan 6 фирмы Xilinx, с дополни-
тельной внешней памятью QDR2. Для высокоскоростной передачи
данных выделены две счетверенные (FP) последовательные шины с
максимальной скоростью передачи до 12,5 Гбит/с. В микросхеме
ПЛИС могут быть реализованы алгоритмы предварительной обра-
ботки сигнала.
Кроме высокоскоростных интерфейсов модуль содержит канал
GbE (1000BASE-BX), выведенный на разъем VPX. Канал GbE под-
держивает подключение по схеме 1000BASE-T через технологиче-
ский разъем с применением специального переходника физического
уровня.
Модуль векторного формирователя и синхронизатора
(
ФСА03
).
Модуль формирователя и синхронизатора (ФСА03) предназначен для
векторного цифрового синтеза радиосигналов с произвольной моду-
ляцией на ПЧ в диапазоне 700…2700 МГц, а также формирования
синхронизирующих сигналов и последовательностей. Модуль содер-
жит также два вспомогательных канала АЦП и ЦАП с полосой до
100
МГц, которые могут быть задействованы в схемах управления
усилением, контроля уровня и фазы сигнала и т.п.
Конструктивно модуль ФСА03 представляет собой ячейку VPX
размером 3U с платой RTM, устанавливаемой с тыльной стороны
крейта.
В цифровой части ФСА03 используется микросхема FPGA серии
Spartan 6 фирмы Xilinx с внешним оперативно-запоминающим
устройством QDR2. Узел формирователя сигналов состоит из высо-
коскоростных микросхем 16-битных ЦАП с тактовой частотой до
1 000
МГц, квадратурного модулятора, формирователя частоты гете-
родина и согласующих цепей. Отсчеты формируемого радиосигнала
могут вычисляться непосредственно в ПЛИС модуля или поступать в
него по каналам данных (FP) с разъема VPX от других модулей.
Узел синхронизации включает в себя интерфейсы и устройства,
позволяющие принимать, генерировать, а также выводить на внеш-
ние порты сигналы тактовой синхронизации. Возможна синхронная
работа нескольких модулей ФСА03, например, при реализации циф-